JPS6120784Y2 - - Google Patents
Info
- Publication number
- JPS6120784Y2 JPS6120784Y2 JP1978028859U JP2885978U JPS6120784Y2 JP S6120784 Y2 JPS6120784 Y2 JP S6120784Y2 JP 1978028859 U JP1978028859 U JP 1978028859U JP 2885978 U JP2885978 U JP 2885978U JP S6120784 Y2 JPS6120784 Y2 JP S6120784Y2
- Authority
- JP
- Japan
- Prior art keywords
- floating gate
- gate
- control gate
- capacitance
- floating
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Landscapes
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1978028859U JPS6120784Y2 (en]) | 1978-03-07 | 1978-03-07 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1978028859U JPS6120784Y2 (en]) | 1978-03-07 | 1978-03-07 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS54133775U JPS54133775U (en]) | 1979-09-17 |
JPS6120784Y2 true JPS6120784Y2 (en]) | 1986-06-21 |
Family
ID=28875629
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1978028859U Expired JPS6120784Y2 (en]) | 1978-03-07 | 1978-03-07 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6120784Y2 (en]) |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS525233B2 (en]) * | 1972-02-29 | 1977-02-10 | ||
JPS5131073A (en]) * | 1974-09-11 | 1976-03-16 | Hitachi Ltd |
-
1978
- 1978-03-07 JP JP1978028859U patent/JPS6120784Y2/ja not_active Expired
Also Published As
Publication number | Publication date |
---|---|
JPS54133775U (en]) | 1979-09-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2824702B2 (ja) | 不揮発性分割ゲートeprom記憶セル及びこのセルを得るための自己整合フィールド絶縁法 | |
US5051794A (en) | Non-volatile semiconductor memory device and method for manufacturing the same | |
JPH04359477A (ja) | Nチャネル単一ポリシリコンレベルepromセルを得るプロセスおよびそのプロセスによって得たセル | |
US5614429A (en) | Method for fabricating EEPROM with control gate in touch with select gate | |
JPH0454994B2 (en]) | ||
JP3494458B2 (ja) | 半導体不揮発性記憶装置及びその製造方法 | |
KR100311099B1 (ko) | 플래시 메모리 및 그 제조 방법 | |
JPS6120784Y2 (en]) | ||
JPS62125675A (ja) | 半導体記憶装置 | |
JP3400044B2 (ja) | 半導体メモリおよびその製造方法 | |
JPH06302825A (ja) | 半導体装置 | |
JPH04356969A (ja) | 不揮発性半導体装置及びその製造方法 | |
JPS61131486A (ja) | 半導体不揮発性メモリ | |
JPS6041464B2 (ja) | メモリセル | |
JPS58121681A (ja) | 不揮発性半導体記憶素子 | |
JPS59201463A (ja) | 半導体装置 | |
JPH02201968A (ja) | 半導体装置の製造方法 | |
JP2729622B2 (ja) | 半導体記憶装置の製造方法 | |
JPH03171775A (ja) | 薄膜トランジスタおよびその製造方法 | |
JPS6323363A (ja) | 半導体装置 | |
JPS5834949B2 (ja) | 半導体メモリ装置 | |
JPS61161769A (ja) | 絶縁ゲ−ト型不揮発性半導体記憶装置 | |
JPS61180484A (ja) | 縦型電界効果トランジスタの製造方法 | |
JPS63155670A (ja) | 半導体不揮発性メモリ及びその製造方法 | |
JPS62115875A (ja) | 縦型電界効果トランジスタ |